Dokumentation.Boards (Struktur)


Versuchsbaugruppen

Datenblätter zur Versuchsbaugruppen, Evaluierungsboards etc.

Virtex-II Entwicklungsboard von AVNET

PCI-Board mit VIRTX-II, DDR-RAM, ...; geplant für die Echtzeitbildverarbeitung; selbstgebautes Ergänzungsboard für den Anschluss von zwei Kameras, Monitor und Logikanalysator; [VII_Dev_Board_enlarged_103102rs.jpg] [Xilinx_Virtex-II_Development_Kit_Brief_021003F.pdf] [CD.zip] [Xilinx_Virtex-IIDevelopmentKitDatasheet120302F.pdf]

FPGA-Baugruppen für das Praktikum

AIO
[AIO1-rm.pdf] [48853020AD7303_0.pdf] [216007123AD7823_c.pdf] [AIO1-brochure.pdf] [AIO1-sch.pdf]
D2FT
[D2FT to Dio5 Interconnect Tables.pdf] [D2FT to AIO1 Interconnect Tables.pdf] [D2FT-sch.pdf] [D2FT to SIO1 Interconnect Tables.pdf] [D2FT-rm.pdf] [D2FT to MEM1 Interconnect Tables.pdf] [D2FT-brochure.pdf] [D2FT to SIO2 Interconnect Tables.pdf] [D2FT-demo.zip] [D2FT to PIO1 Interconnect Tables.pdf] [D2FT to E-NET Interconnect Tables.pdf]
DIGILAB_XLA
[Anleitung.pdf] [Pinbelegung.html] [xla_tn.jpg] [Schaltplan.pdf] [dxla_block_dia.jpg] [dxla_rm.pdf]
DIO5
[DIO5_CONFIG-1_28.zip] [DIO5-rm.pdf] [DIO5-sch.pdf] [DIO5-brochure.pdf]
MEM1
[MT28F008B3_q10_3.pdf] [MEM1_MEM1-rm.pdf] [MEM1-sch.pdf] [MEM1-brochure.pdf] [61LV5128.pdf]
NET1
[Net1_RM.pdf] [IP2K-DDS-2000-17.pdf] [net1-brochure.pdf] [IP2K-DPB-2022-35.pdf]
SIO1
[sio_3232cbn_fn4805.pdf] [SIO1-sch.pdf]
SIO2
[SIO2-sch.pdf]
USB2
[CY7C64113.pdf] [usb2-brochure.pdf] [USB2_RM.pdf]

Weitere FPGA-Baugruppen

CoolRunner
[CoolRunnerXPLA3_3.jpg] [CoolRunnerXPLA3_1.pdf] [HEADER.html]
PCI_Option_Board
[PCIOptionBoard_block_3.jpg] [PCIOptionBoard.pdf] [PCIoption_3.jpg]
Spartan2-2S100
[SpartanIILC_1.pdf] [CD.zip] [SpartanIILC_block.jpg] [SPARTANIILC.jpg]
Spartan2-2S200_PCI
[seven_seg.UCF] [seven_seg.mcs] [seven_seg.v] [CD.zip] [seven_seg.bit] [2S200_simple_led.zip] [DS_BD_spt2PCI_1.jpg] [SpartanII200PCI.pdf] [SpartanII200PCI_block.jpg]
XC9572XL
[CPLD_5.jpg] [xc9500xl_1.pdf]
XESS-Board
in der Solardestille verbaut, [RAMDAC btl481a_c.pdf] [USB-PDIUSBP11A_3.pdf] [Flash29059706.pdf] [CD.zip] [PLL DS1075.pdf] [XSV Manual.pdf] [SRAMAS7C34096.pdf] [xsv-manual-v1_1.pdf] [FramegrabbSAA7113.pdf] [xsv-blockdiagram.png] [24909901.pdf] [XSV-1_0-LABELED.png]

Baugruppen für das Mikrorechnerpraktikum

c504-Micromodul
[L-168D.pdf]
Basisplatine (Eigenbau)
[ET-PCB_quer.ps] [ET-PCB_hoch.ps]

Entwicklungsbaugruppen für Systeme aus digitalem Signalprozessor und FPGA

TMS320C6211_DSK [dskflash.zip] [6211dsk_green_sch.PDF] [6211InstallGuide.doc] [DSKC6x.zip]
AED200
FPGA Daughter-Board zu TMS320C6211_DSK: [FPGA_Testbsp.zip] [aed_200_doc.zip] [Doku.zip] [signalwarediskette.img] [DSP_Test.zip]

XUP V2P Virtex-II-Pro Development System

Reference Manuals und Programmierung mit Impact unter Linux


Autor: gkemnitz, Letzte Änderung: 10.07.2024 09:57:42


 TU Clausthal 2020  Impressum